DSpace Repository

ชุดรับและชุดส่งสัญญาณดิจิทัลเบสแบนด์แบบโอเอฟดีเอ็มโดยเอฟพีจีเอ

Show simple item record

dc.contributor.advisor กำพล วรดิษฐ์ th_TH
dc.contributor.advisor ภูมิพัฒ แสงอุดมเลิศ th_TH
dc.contributor.author ปริญญา ชื่นสนธิ์ th_TH
dc.contributor.author รุ่งนภา วงค์แก้ว th_TH
dc.contributor.author วรรณกานต์ ขวัญสูนู th_TH
dc.date.accessioned 2021-11-18T01:03:51Z
dc.date.available 2021-11-18T01:03:51Z
dc.date.issued 2562
dc.identifier.uri https://ir.swu.ac.th/jspui/handle/123456789/15756
dc.description.abstract โครงงานทางวิศวกรรมที่ได้จัดทำในครั้งนี้แสดงถึงระบบการสื่อสารแบบโอเอฟดีเอ็ม ซึ่งมีการออกแบบชุดส่งและชุดรับสัญญาณดิจิทัลเบสแบนด์ด้วยบอร์ดเอฟพีจีเอและรหัสกำหนดวงจรบนบอร์ดเอฟพีจีเอโดยใช้โปรแกรมคำสั่งภาษาเวรีล็อก ในการเขียนรหัสกำหนดวงจรใช้เงื่อนไขการคำนวณแบบแปลงฟูเรียร์ด้วยวิธีบัตเตอร์ฟลายไดอะแกรมและใช้สายนำสัญญาณเชื่อมบอร์ดตัวส่งและบอร์ดตัวรับในการเข้าจังหวะสัญญาณนาฬิกา โดยการทดลองการรับและส่งสัญญาณดิจิทัลเบสแบนด์ด้วยบอร์ดเอฟพีจีเอจะมีการอินพุตข้อมูลที่สวิตช์บอร์ดตัวส่งและข้อมูลเอาต์พุตจะแสดงผ่านหลอดไดโอดเปล่งแสงของบอร์ดตัวรับ นอกจากนี้ยังสามารถดูรูปสัญญาณเอาต์พุตผ่านหน้าจอออสซิลโลสโคปจำลองของบอร์ดตัวส่งกับบอร์ดตัวรับได้ จากผลลัพธ์ที่ได้นั้นสรุปว่าชุดรับและชุดส่งสัญญาณดิจิทัลเบสแบนด์แบบโอเอฟดีเอ็มโดยเอฟพีจีเอด้วยภาษาเวรีล็อกของโครงงานนี้มีค่าอัตราบิตผิดพลาดในการรับส่งสัญญาณร้อยละ 0 ทั้งนี้ผู้ที่สนใจศึกษาสามารถนำรหัสกำหนดวงจรที่ออกแบบขึ้นในโครงงานนี้ไปใช้งานได้โดยไม่มีค่าใช้จ่าย th_TH
dc.description.abstract This engineering project represents the communication system of OFDM. It has designed a digital baseband transmitter and receiver with the FPGA board and code on the FPGA board using the Verilog language command program. The code uses Fourier conversion calculation conditions by a butterfly diagram and used the signal cable to connect the transmitter board and the receiver board to enter the clock beat. While the experimenting, it has data input by a switch on the transmitter board and data output is displayed through the light-emitting diode tube of the receiver board. Moreover, it can be showing the output signal of the transmitter board and the receiver board on the simulated oscilloscope screen. The results of the experiment can conclude the implementation of the baseband OFDM transmitter and receiver using FPGA, which has a bit error rate equal to 0. Interested parties can use the code designed in this project for free.
dc.language.iso th th_TH
dc.publisher ภาควิชาวิศวกรรมไฟฟ้า มหาวิทยาลัยศรีนครินทรวิโรฒ th_TH
dc.subject การสื่อสารไร้สายแบบโอเอฟดีเอ็ม th_TH
dc.subject ชุดรับส่งสัญญาณดิจิทัลเบสแบนด์ th_TH
dc.subject บอร์ดเอฟพีจีเอ th_TH
dc.subject เวรีล็อก th_TH
dc.subject OFDM communication th_TH
dc.subject Implementation of baseband digital transceiver th_TH
dc.subject FPGA board th_TH
dc.subject Verilog th_TH
dc.title ชุดรับและชุดส่งสัญญาณดิจิทัลเบสแบนด์แบบโอเอฟดีเอ็มโดยเอฟพีจีเอ th_TH
dc.title.alternative Implementation Of Baseband OFDM Transmitter And Receiver Using FPGA th_TH
dc.type Working Paper th_TH


Files in this item

This item appears in the following Collection(s)

Show simple item record

Search DSpace


Advanced Search

Browse

My Account

Statistics